8-Channel GEN3 RFSOC算法验证评估板
IW-RFSOC-47DR/48DR是基于Zynq UltraScale + RFSoC ZU47DR主芯片(IC内部已集成高速ADC和DAC)的 算法评估板,支持多板级联,它提供了一种 COTS 解决方案,可以提供 RFSoC 的优势,同时可以更有效地卸载数据并享受 COTS 带来的好处:用户获得尽可能快地部署,同时利用较低的拥有成本,生命周期支持和简化未来的技术插入。该产品支持8路14位ADC 5.0 GSPS , 8路14位DAC 9.85 GSPS。可以降低 RF信号处理链的复杂性,最大化输入/输出通道密度,而不会牺牲宽带宽并 利用异构处理能力 ,并且拥有更低的功耗(取消 了 ADC/DAC 组件,消除了 FPGA至模拟的接口功耗)。Zynq UltraScale+ 器件中提供 ARM Cortex-A53 处理子系统、UltraScale+ 可编程逻辑和最高信号处 理带宽,能够提供综合 RF 信号链,满足无线、有线电视接入、测试测量、早期预警/雷达以及其它高性能 RF 应用需求。
型号: IW-RFSOC-47DR/48DR
所属分类:
Zynq UltraScale+RFSOC开发板
关键词:
服务电话:
- 产品详情
- 产品参数
- 产品特色及应用
- 发货清单
-
- 商品名称: 8-Channel GEN3 RFSOC算法验证评估板
- 型号: IW-RFSOC-47DR/48DR
IW-RFSOC-47DR/48DR是基于Zynq UltraScale + RFSoC ZU47DR主芯片(IC内部已集成高速ADC和DAC)的 算法评估板,支持多板级联,它提供了一种 COTS 解决方案,可以提供 RFSoC 的优势,同时可以更有效地卸载数据并享受 COTS 带来的好处:用户获得尽可能快地部署,同时利用较低的拥有成本,生命周期支持和简化未来的技术插入。该产品支持8路14位ADC 5.0 GSPS , 8路14位DAC 9.85 GSPS。可以降低 RF信号处理链的复杂性,最大化输入/输出通道密度,而不会牺牲宽带宽并 利用异构处理能力 ,并且拥有更低的功耗(取消 了 ADC/DAC 组件,消除了 FPGA至模拟的接口功耗)。Zynq UltraScale+ 器件中提供 ARM Cortex-A53 处理子系统、UltraScale+ 可编程逻辑和最高信号处 理带宽,能够提供综合 RF 信号链,满足无线、有线电视接入、测试测量、早期预警/雷达以及其它高性能 RF 应用需求。
IW-RFSOC-47DR/48DR是基于Zynq UltraScale + RFSoC ZU47DR主芯片(IC内部已集成高速ADC和DAC)的 算法评估板,支持多板级联,它提供了一种 COTS 解决方案,可以提供 RFSoC 的优势,同时可以更有效地卸载数据并享受 COTS 带来的好处:用户获得尽可能快地部署,同时利用较低的拥有成本,生命周期支持和简化未来的技术插入。该产品支持8路14位ADC 5.0 GSPS , 8路14位DAC 9.85 GSPS。可以降低 RF信号处理链的复杂性,最大化输入/输出通道密度,而不会牺牲宽带宽并 利用异构处理能力 ,并且拥有更低的功耗(取消 了 ADC/DAC 组件,消除了 FPGA至模拟的接口功耗)。Zynq UltraScale+ 器件中提供 ARM Cortex-A53 处理子系统、UltraScale+ 可编程逻辑和最高信号处 理带宽,能够提供综合 RF 信号链,满足无线、有线电视接入、测试测量、早期预警/雷达以及其它高性能 RF 应用需求。

-


性能指标
文档下载
产品咨询